000 03744cam a2200397 i 4500
001 3378
005 20241219085231.0
008 190513? DAT6 mx adj gr 001 0 spa d
020 _a9789688807064
_a9688807060
040 _bspa
_erda
_aUISEK-EC
082 0 4 _a003
_bA532an 1996
245 1 0 _aAnálisis y diseño de circuitos lógicos digitales /
_cVíctor P Nelson; Troy H Nagle; Bill D Carroll; David J Irwin
250 _aPrimera edición
264 1 _aMéxico:
_bPearson.
_c1996
300 _axxii, 842 páginas:
_bilustraciones; gráficas, tablas
_c25 cm
336 _atxt
337 _2rdamedia
_an
338 _2rdacarrier
_anc
505 2 _a-Introducción a los amplificadores operacionales. -Primeras experiencias con un amplificador operativo. -Amplificadores inversores y no inversores. -Comparadores y circuitos controladores. -Generadores de señal. -Amplificadores deferenciales, de instrumentación y de puente. -Filtros activos. Temporizadores integrados. -Fuentes de alimentación.
520 3 _aHistoria de la computación. Sistemas digitales. Organización de una computadora digital de programa almacenado. Sistemas numéricos y códigos. Sistemas numéricos. Aritmética. Conversiones de base. Representación de números con signo. Códigos de computadora. Métodos algebraicos para el análisis y síntesis de circuitos lógicos. Fundamentos de álgebra booleana. Funciones de conmutación. Circuitos de conmutación. Análisis de circuitos combinatorios. Síntesis de circuitos lógicos combinatorios. Aplicaciones. Diseño de circuitos lógicos asistido por computadora. Resumen. Simplificación de las funciones de conmutación. Objetivos de la simplificación. Características de los métodos de minimización. Mapas de karnaugh. Trazo de funciones en forma canónica sobre el mapa K. Simplificación de las funciones de conmutación mediante los mapas K. Forma POS mediante mapas K. Funciones con especificación incompleta. Uso de mapas K para eliminar riegos de tiempo. Método de minimización tabular de Quine-McCluskey. Algoritmo de Petrick. Minimización de funciones de conmutación asistida por computadora. Lógica combinatoria modular. Diseño modular descendente. Decodificadores. Codificadores. Multiplexores/selectores de datos. Demultiplexores/distribuidores de datos. Elementos de aritmética binaria. Comparadores. Ejemplo de diseño: una unidad aritmética-lógica de computadora. Diseño de sistemas modulares asistido por computadora. Simulación de sistemas jerárquicos. Diseño de un circuito combinatorio con dispositivos lógicos programables. Dispositivos lógicos semiadaptados. Circuitos de arreglos lógicos. Arreglos lógicos programables mediante campos. Memoria programable exclusiva para lectura. Lógica de arreglos programables. Herramientas de diseño asistido por computadora para el diseño PLD. Introducción a los dispositivos secuenciales. Modelos para circuitos secuenciales. Dispositivos de memoria. Latches. Flip-flops. Otros dispositivos de memoria. Circuitos de tiempo. Creación rápida de prototipos de circuitos secuenciales. Lógica secuencial modular. Registros de corrimiento.
526 _aIngeniería en Sistemas
650 1 7 _2lemb
_97322
_aDiseño de circuitos electrónicos
650 1 7 _2lemb
_911655
_aComputadoras digitales electrónicas
650 2 7 _2lemb
_912118
_aCircuitos lógicos
650 2 7 _2lemb
_99252
_aDiseño y construcción
700 1 _912115
_aNelson, Victor P.
_eaut
700 1 _912116
_aNagle, H. Troy
_eaut
700 1 _912117
_aCarroll, Bill D.
_eaut
901 _a2011-12-09 14:39:45
902 _a5
903 _a2
904 _aY
905 _aN
942 _cBK
999 _c3298
_d3298